1.實現(xiàn)功能
在使用Cadence畫版圖時幔托,常常使用Calibre驗證工具對版圖進(jìn)行檢查,首先檢查的DRC規(guī)則錯誤殊鞭。不同工藝有不同的工藝規(guī)則备埃,對版圖最小格點間距的要求也不一樣,那么當(dāng)出現(xiàn)以下關(guān)于格點報錯的時候堡妒,應(yīng)該如何去解決呢配乱?某CMOS工藝要求最小格點為0.005um,則當(dāng)版圖距離小于0.005um時DRC就會不通過。
2.實現(xiàn)方法
第一步:進(jìn)入百度云宪卿,下載一個解決格點的.il文件的诵。百度云分享文件密碼: 6eyd
第二步:將此文件拷貝到Cadence中的工作目錄下:
第三步:打開Cadence Virtuoso的CIW窗口:
第四步:打開需要改變格點的Layout文件:
第五步:Crtl+A全選版圖界面,并在Virtuoso的CIW窗口下輸入兩行命令:會彈窗如下窗口佑钾,輸出要改變格點間距西疤,此時我們輸入工藝規(guī)則要求的0.005即可,然后點擊OK休溶。
? load “putCellsOnGrid.il”
? putOnGrid()
從CIW反饋的窗口中代赁,我們可以看到格點間距已經(jīng)修改完畢。
第六步:重新做一下DRC校驗兽掰,發(fā)現(xiàn)沒有格點錯誤芭碍。