帶寬,指波長章鲤、頻率或能量帶的范圍摊灭,特指以每秒周數(shù)表示頻帶的上、下邊界頻率之差败徊,是用來描述頻帶寬度的帚呼,但是在數(shù)字傳輸方面,也常用帶寬來衡量傳輸數(shù)據(jù)的能力皱蹦,表示單位時(shí)間內(nèi)傳輸數(shù)據(jù)容量的大小煤杀,吞吐數(shù)據(jù)的能力。計(jì)算:B表示帶寬根欧,F(xiàn)表示存儲(chǔ)器時(shí)鐘頻率怜珍,D表示存儲(chǔ)器數(shù)據(jù)總線位數(shù),則帶寬為: B=F(MHz)×D(bit)/8
注意:這個(gè)計(jì)算方法是針對(duì)僅靠上升沿信號(hào)傳輸數(shù)據(jù)的SDRAM而言的凤粗,對(duì)于上升沿和下降沿都傳輸數(shù)據(jù)的DDR來說計(jì)算方法有點(diǎn)變化酥泛,應(yīng)該在最后乘2,因?yàn)樗膫鬏斝适请p倍的
1嫌拣、主板前端總線帶寬
總線:有內(nèi)部總線柔袁、系統(tǒng)總線和外部總線。內(nèi)部總線是微機(jī)內(nèi)部各外圍芯片與處理器之間的總線异逐,用于芯片一級(jí)的互連捶索;而系統(tǒng)總線是微機(jī)中各插件板與系統(tǒng)板之間的總線,用于插件板一級(jí)的互連灰瞻;外部總線則是微機(jī)和外部設(shè)備之間的總線腥例,微機(jī)作為一種設(shè)備,通過該總線和其他設(shè)備進(jìn)行信息與數(shù)據(jù)交換酝润,它用于設(shè)備一級(jí)的互連燎竖。
前端總線(Front Side Bus):是將CPU連接到北橋芯片的總線(一個(gè)CPU默認(rèn)的前端總線是唯一的),前端總線是CPU和外界交換數(shù)據(jù)的最主要通道要销,是影響計(jì)算機(jī)整體性能的重要因素构回,前端總線的速度是數(shù)據(jù)傳輸?shù)乃俣龋岸丝偩€頻率越大,代表著CPU與北橋芯片之間的數(shù)據(jù)傳輸能力越大纤掸,更能充分發(fā)揮出CPU的功能脐供,同時(shí)也是限制CPU性能的怕瓶頸。
外頻與前端總線頻率的區(qū)別:前端總線的速度指的是數(shù)據(jù)傳輸?shù)乃俣冉韫颍忸l是CPU與主板之間同步運(yùn)行的速度政己。
2、CPU帶寬
CPU總線是在計(jì)算機(jī)系統(tǒng)中最快的總線垦梆,同時(shí)也是芯片組與主板的核心匹颤。人們通常把和CPU直接相連的局部總線叫做CPU總線或者稱之為內(nèi)部總線,將那些和各種通用的擴(kuò)展槽相接的局部總線叫做系統(tǒng)總線或者是外部總線托猩。
計(jì)算機(jī)詳細(xì)配置信息查看工具:CPU-Z
3印蓖、內(nèi)存帶寬
從功能上理解,可以將內(nèi)存看作是內(nèi)存控制器(一般位于北橋芯片中)與CPU之間的橋梁或倉庫京腥。顯然赦肃,內(nèi)存的容量決定“倉庫”的大小,而內(nèi)存的帶寬決定“橋梁”的寬窄公浪,兩者缺一不可他宛,這也就是常常說道的“內(nèi)存容量”與“內(nèi)存速度”。除了內(nèi)存容量與內(nèi)存速度欠气,延時(shí)周期也是決定其性能的關(guān)鍵厅各。當(dāng)CPU需要內(nèi)存中的數(shù)據(jù)時(shí),它會(huì)發(fā)出一個(gè)由內(nèi)存控制器所執(zhí)行的要求预柒,內(nèi)存控制器接著將要求發(fā)送至內(nèi)存队塘,并在接收數(shù)據(jù)時(shí)向CPU報(bào)告整個(gè)周期(從CPU到內(nèi)存控制器,內(nèi)存再回到CPU)所需的時(shí)間宜鸯。?
4憔古、PCI總線帶寬
PCI(Peripheral Component Interconnect) 一種由英特爾(Intel)公司1991年推出的用于定義局部總線的標(biāo)準(zhǔn)。此標(biāo)準(zhǔn)允許在計(jì)算機(jī)內(nèi)安裝多達(dá)10個(gè)遵從PCI標(biāo)準(zhǔn)的擴(kuò)展卡淋袖。最早提出的PCI總線工作在33MHz頻率之下鸿市,傳輸帶寬達(dá)到133MB/S(33MHz*32bit/s),基本上滿足了當(dāng)時(shí)處理器的發(fā)展需要即碗。
5焰情、PCI-X帶寬
PCI-X接口是并連的PCI總線(Peripheral Components Interconnect)的更新版本,仍采用傳統(tǒng)的總線技術(shù)剥懒,不過有更多數(shù)量的接線針腳烙样,同時(shí),如前所述的所有的連接裝置會(huì)共享所有可用的頻寬蕊肥。 與原先PCI接口所不同的是:一改過去的32位,PCI-X采用64位寬度來傳送數(shù)據(jù),所以頻寬自動(dòng)就倍增兩倍壁却,而擴(kuò)充槽的長度當(dāng)然就不可避免的加大了批狱,除此之外,其余的包含傳輸通訊協(xié)議展东、訊號(hào)和標(biāo)準(zhǔn)的接頭格式都一并兼容赔硫,好處是3.3伏特的32位PCI適配卡可以用在PCI -X擴(kuò)充槽上,當(dāng)然如果你愿意盐肃,也可以將64位PCI-X適配卡接在32位PCI擴(kuò)充槽上爪膊,不過,頻寬速度將會(huì)大減砸王。 這個(gè)總線寬度倍增的改良版本對(duì)一些專業(yè)儲(chǔ)存控制器推盛,例如SCSl、iSCSl谦铃、光纖信道(Fib re Channel)耘成、10GBit以太網(wǎng)絡(luò)和InfiniBand等其它傳輸裝置,仍然無法提供足夠的頻寬驹闰,因此引進(jìn)PCI-SIG(Special Interest Group)接口以提供數(shù)個(gè)不同速度等級(jí)
6瘪菌、PCI-E帶寬
PCI Express是繼 PCI總線和多種芯片的內(nèi)部連接后的新一代總線接口, 采用了目前業(yè)內(nèi)流行的點(diǎn)對(duì)點(diǎn)串行連接嘹朗,比起PCI以及更早期的計(jì)算機(jī)總線的共享并行架構(gòu)师妙,每個(gè)設(shè)備都有自己的專用連接,不需要向整個(gè)總線請(qǐng)求帶寬屹培,而且可以把數(shù)據(jù)傳輸率提高到一個(gè)很高的頻率默穴,達(dá)到PCI所不能提供的高帶寬。 PCI Express的接口根據(jù)總線位寬不同而有所差異惫谤。 在兼容性方面壁顶,PCI Express在軟件層面上兼容的PCI技術(shù)和設(shè)備,支持PCI設(shè)備和內(nèi)存模組的初始化
7溜歪、SATA硬盤帶寬
SATA(Serial Advanced Technology Attachment)串行高級(jí)技術(shù)附件若专,一種基于行業(yè)標(biāo)準(zhǔn)的串行硬件驅(qū)動(dòng)器接口),是由Intel蝴猪、IBM调衰、Dell、APT自阱、Maxtor和Seagate公司共同提出的硬盤接口規(guī)范嚎莉。2001年,由lntel沛豌、APT趋箩、Dell赃额、IBM、希捷叫确、邁拓這幾大廠商組成的Serial ATA委員會(huì)正式確立了Serial ATA 1.0規(guī)范跳芳,在當(dāng)年的IDF Fall 大會(huì)上,Seagate宣布了Serial ATA1.0標(biāo)準(zhǔn)竹勉,正式宣告了SATA規(guī)范的確立飞盆。 2002年,雖然串行ATA的相關(guān)設(shè)備還未正式上市次乓,但Serial ATA委員會(huì)已搶先確立了Ser ial ATA2.0規(guī)范吓歇。SATA規(guī)范將硬盤的外部傳輸速率理論值提高到了150MB/s,比PATA標(biāo)準(zhǔn)ATA/100高出50%票腰,比ATA/133也要高出約13%城看,而隨著未來后續(xù)版本的發(fā)展,SATA接口的速率還可擴(kuò)展到2X和4X(300MB/s和600MB/s)丧慈。SATA支持熱插拔析命,傳輸速度快,執(zhí)行效率高使用SATA(Serial ATA)口的硬盤又叫串口硬盤逃默,是未來PC機(jī)硬盤的趨勢(shì)鹃愤。Serial ATA采用串行連接方式,串行ATA總線使用嵌入式時(shí)鐘信號(hào)完域,具備了更強(qiáng)的糾錯(cuò)能力软吐,與以往相比其最大的區(qū)別在于能對(duì)傳輸指令(不僅僅是數(shù)據(jù))進(jìn)行檢查,如果發(fā)現(xiàn)錯(cuò)誤會(huì)自動(dòng)矯正吟税,這在很大程度上提高了數(shù)據(jù)傳輸?shù)目煽啃园及摇4薪涌谶€具有結(jié)構(gòu)簡單、支持熱插拔的優(yōu)點(diǎn)肠仪。