【作者】:0132_王宇
4x4 PROM
3.5.1 使用元件簡(jiǎn)介
表格3.1
元件 | 功能說(shuō)明 |
---|---|
74HC139 | 2線-4線 譯碼器趾娃,當(dāng)使能輸入端為高電平時(shí),按二進(jìn)制控制輸入碼從4個(gè)輸入端中譯出一個(gè)低電平輸出蟋字。 |
74HC126 | 三態(tài)門(mén)金抡,輸出既可以是一般二值邏輯電路沪羔,即正常的高電平(邏輯1)或低電平(邏輯0)臣镣,又可以保持特有的高阻抗?fàn)顟B(tài)谣膳,高阻態(tài)相當(dāng)于隔斷狀態(tài)净神。 |
74HC14 | 兼容TTL器件引腳的高速CMOS器件何吝,邏輯功能為6路斯密特觸發(fā)反相器溉委。 |
LOGICSTATE | 信號(hào)輸入,手動(dòng)控制輸入端為1或0 |
LOGICPROBE(BIG) | 邏輯探針用來(lái)顯示連接位置的邏輯狀態(tài) |
RES | 電阻 |
7SEG-BCD | 輸出從 0-9 對(duì)應(yīng)于 4 根線的 BCD碼爱榕,用于直接觀察觀察數(shù)據(jù) |
DIODE | 二極管瓣喊,一種具有兩個(gè)電極的裝置,只允許電流由單一方向流過(guò) |
*-_
3.5.2 仿真電路圖
*-_
3.5.3 仿真結(jié)果及分析
*-_
ps:紅色信號(hào)燈代表高電平黔酥,藍(lán)色信號(hào)燈代表低電平藻三。
圖3.1為4x4 PROM的仿真電路圖,選擇74HC139芯片為譯碼器跪者,圖中每條橫線和豎線都由開(kāi)關(guān)和二極管串聯(lián)的電路將他們連起來(lái)棵帽。只要移動(dòng)開(kāi)關(guān),即可使該數(shù)據(jù)位置1或置0渣玲,從而達(dá)到使每個(gè)存儲(chǔ)單位“寫(xiě)入”數(shù)據(jù)的目的逗概。
共選取兩次實(shí)驗(yàn)進(jìn)行驗(yàn)證:
*-_
【第一次實(shí)驗(yàn)】
(一). 將譯碼器的輸入端A、B同時(shí)置0忘衍,即AB=00逾苫,則R0所在的橫線被選中,顯示為高電平枚钓。
(二). 將R0所在橫線的開(kāi)關(guān)分別置為開(kāi)铅搓、開(kāi)、關(guān)搀捷、關(guān)(圖3.3)星掰,由于后兩位電路連通,將橫線上的高電位引至下面的限流電阻上指煎,而另外兩位由于開(kāi)關(guān)打開(kāi)蹋偏,所以無(wú)電流流過(guò)。輸出電流是取自限流電阻R上的電位至壤。
(三). 當(dāng)E為高電位時(shí)威始,數(shù)據(jù)線將送出數(shù)據(jù)0011,即十進(jìn)制數(shù)3。
*-_
【第二次實(shí)驗(yàn)】
(按照第一次實(shí)驗(yàn)步驟進(jìn)行)
(一).讓譯碼器輸入端AB分別置1和0像街,即AB=10黎棠。此時(shí),第三條橫線R2被選中镰绎,顯示高電平脓斩。
(二).將R2所在開(kāi)關(guān)分別置為開(kāi)、關(guān)畴栖、開(kāi)随静、關(guān)。
(三).當(dāng)E為高電位時(shí),數(shù)據(jù)線將送出數(shù)據(jù)0101燎猛,即十進(jìn)制數(shù)5恋捆。
*-_
【常見(jiàn)錯(cuò)誤及注意事項(xiàng)】
1.上述實(shí)驗(yàn)使用的譯碼器為74HC139,其特點(diǎn)是當(dāng)使能輸入端為高電平時(shí)重绷,按二進(jìn)制控制輸入碼從4個(gè)輸入端中譯出一個(gè)低電平輸出沸停,所以要在譯碼器的輸出端加反相器,否則將會(huì)選中另外三條線昭卓。
2.紅藍(lán)信號(hào)燈代表的是高低電平愤钾,而本人開(kāi)始誤認(rèn)為它們代表是否通路。
3.當(dāng)出現(xiàn)錯(cuò)誤時(shí)候醒,可以根據(jù)電平的高低來(lái)判斷出錯(cuò)點(diǎn)能颁。
4.在進(jìn)行組合仿真電路之前,一定要了解所選用元件的基本功能和特點(diǎn)火焰。(這是血的教訓(xùn))